Arm Cortex R4F Uživatelský manuál Strana 73

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 456
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 72
Programmer’s Model
ARM DDI 0363E Copyright © 2009 ARM Limited. All rights reserved. 2-27
ID013010 Non-Confidential, Unrestricted Access
2.9 Acceleration of execution environments
Because the ARMv7-R architecture requires Jazelle
®
software compatibility, three Jazelle
registers are implemented in the processor.
Table 2-7 shows the Jazelle register instruction summary and the response to the instructions.
Note
Because no hardware acceleration is present in the processor, when the
BXJ
instruction is used,
the
BX
instruction is invoked.
Table 2-7 Jazelle register instruction summary
Register Instruction Response
Jazelle ID
MRC p14, 7, <Rd>, c0, c0, 0
MCR p14, 7, <Rd>, c0, c0, 0
Read as zero
Ignore writes
Jazelle main configuration
MRC p14, 7, <Rd>, c2, c0, 0
MCR p14, 7, <Rd>, c2, c0, 0
Read as zero
Ignore writes
Jazelle OS control
MRC p14, 7, <Rd>, c1, c0, 0
MCR p14, 7, <Rd>, c1, c0, 0
Read as zero
Ignore writes
Zobrazit stránku 72
1 2 ... 68 69 70 71 72 73 74 75 76 77 78 ... 455 456

Komentáře k této Příručce

Žádné komentáře