ARM Cortex R4F Uživatelský manuál Strana 11

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 64
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 10
© G.N. Khan ARM Processors/Cores – EE8205: Embedded Computer Systems Page: 11
ARM7 Architecture
Load/store architecture
Most instructions are RISCy
Some multi-register operations take multiple cycles
All instructions can be executed conditionally
ARM7 is a small, low power, 32-bit microprocessor.
Three-stage pipeline, each stage takes one clock cycle
Instruction fetch from memory
Instruction decode
Instruction execution.
Register read
A shift applied to one operand and the ALU operation
Register write
This limits the CPU max clock speed to around 80 MHz on a 0.35-
micron silicon process.
Zobrazit stránku 10
1 2 ... 6 7 8 9 10 11 12 13 14 15 16 ... 63 64

Komentáře k této Příručce

Žádné komentáře